尊敬的用户您好,这是来自FT中文网的温馨提示:如您对更多FT中文网的内容感兴趣,请在苹果应用商店或谷歌应用市场搜索“FT中文网”,下载FT中文网的官方应用。
大日本印刷(DNP)开发出了能以十分之一的耗电量生产先进半导体的技术。将面向佳能生产的新方式制造装置,于2027年量产可支持新一代1.4纳米(1纳米为十亿分之一米)产品的核心构件。人工智能(AI)半导体的制造成本有大幅降低的可能性。
目前,要量产最先进的半导体,需要使用全球只有荷兰阿斯麦控股(ASML Holdings)生产的极紫外(EUV)光刻机。在晶圆(基板)上绘制电路的“光刻工序”占半导体总制造成本的3至5成。电路越精细,光刻次数就越多,耗电量也随之增加。一台EUV光刻机的价格为300亿日元左右,给半导体厂商带来沉重的投资负担。
而佳能的“纳米压印(Nanoimprint )”制造装置采用类似盖印章的方式在晶圆上制作电路。DNP开发出了相当于精细印章的电路原版“模板(template)” ,最高可用于1.4纳米制程。此前该技术无法支持2纳米等先进半导体的制造。
日本经济新闻社与金融时报2015年11月合并成为同一家媒体集团。同样于19世纪创刊的日本和英国的两家报社形成的同盟正以“高品质、最强大的经济新闻学”为旗帜,推进共同特辑等广泛领域的协作。此次,作为其中的一环,两家报社的中文网之间实现文章互换。